功能
l 内核
- 支持 RV32IMAC 指令集组合,硬件乘法和除法
- 快速可编程中断控制器+快速中断响应
- 静态分支预测、冲突处理机制
- 低功耗两级流水线
- 最高 120MHz 系统主频
l 系统存储
- 448KB 用户应用程序存储区 CodeFlash
- 32KB 用户数据存储区 DataFlash
- 24KB 系统引导程序存储区 BootLoader
- 8KB 系统非易失配置信息存储区 InfoFlash
- 32/64/96KB 可配置的 128 位宽 SRAM(RAMX)
- 16KB 的 32 位宽 SRAM(RAMS)
l 电源及低功耗
- 支持低功耗模式
- 支持部分 GPIO、USB、以太网信号唤醒
l 定时器及 PWMX
- 3 组 26 位定时器,
- 支持定时、计数、信号捕捉、PWM 调制输出
- TMR1 和 TMR2 支持 DMA
- 4 组扩展 PWM 输出,占空比可调
l 通用异步串口 UART:
- 4 组 UART,最高波特率 7.5Mbps,兼容 16C550
- 内置 FIFO,多个触发级
l 串行外设 SPI
- 2 组 SPI 接口,支持主从(Master/Slave)模式
- 内置 FIFO,支持 DMA
l 主动并口:8 位数据,15 位地址总线
l 通用 I/O 端口
- 49 个普通 IO,8 个可设置电平或边沿中断
- 支持 3.3V 或 2.5V,部分引脚支持复用及映射
l 其他:看门狗、SysTick、调试接口等
l 超速 USB3.0 控制器及收发器(内置 PHY)
- 支持 USB3.0 Host/Device 模式、OTG 功能
- 支持控制、批量、中断、实时/同步传输
- 主机支持 USB3.0 HUB
- 支持 U1/U2/U3 低功耗状态
l 高速 USB2.0 控制器及收发器(内置 PHY)
- 支持 USB2.0 Host/Device 模式
- 支持控制、批量、中断、实时/同步传输
- 支持数据收发双缓冲
l 千兆以太网控制器 ETH
- 符合 IEEE 802.3 协议规范
- 提供 RGMII 和 RMII 接口,连接外置的 PHY
- 通过 PHY,支持 10/100/1000Mbps 的传输速率
l EMMC 控制器
- 符合 SD3.0 规范的 UHS-ISDR50 模式并向下兼容
- 符合 EMMC 卡 4.4 和 4.5.1 规范,兼容 5.0 规范
- 支持 1/4/8 线数据通讯,最高 96MHz 通讯时钟
l CH569 高速并行接口 HSPI
- 8/16/32 位数据宽度可配置
- 内置 FIFO,支持 DMA,双缓冲收发
- 最快传输速度约为 3.8Gbps(32 位@120MHz)
l CH565 数字视频接口 DVP
- 可配置 8/10/12 位数据宽度
- 支持 YUV、RGB、JPEG 压缩数据
l ECEC 加密模块
- 支持 AES/SM4 算法,8 种组合加解密模式
- 支持 SRAM/EMMC/HSPI 外设接口数据加解密
l 远距离 SerDes 控制器及收发器(内置 PHY)
- 8b/10b 编解码,1.2Gbps 高速差分信号通讯
- 通过一对差分网线 600Mbps 传输距离达 90m
l 芯片 ID 号:唯一 64bit ID 识别号
l 封装:QFN68、QFN40